当前位置: 首页 > news >正文

【原理图PCB专题】案例:Cadence能设计一个没有管脚的器件吗?

        在工作中突发奇想,如果Capture原理图中设计一个没有管脚的器件是不是可行?比如说有一些logo,如果在PCB绘制或完成时进行放置,那又怕会忘记。如果说在原理图就能放置,那么导入PCB后就可以直接变成器件的形式,是否就能完美的从设计上解决这个忘记放置的问题?

        因此做一个案例来尝试一下。首先在原理图中设计一个LOGO原理图符号库。这个符号库是不带有任何Pin脚的一个图形。我们取名叫做LOGO,并且配置PCB封装为LOGO_01。

        按实验要求,放置一张图片,不设置任何PIN脚和属性,就是一个LOGO图片。

         原理图中调用LOGO,实验是可以正常调用的。然后再放置一个正常的电阻吧,这样导网表的时候有个对比。


http://www.mrgr.cn/news/23882.html

相关文章:

  • 【Qt】实现一个小闹钟
  • Ai+若依(集成easyexcel实现excel表格增强)
  • linux上使用rpm的方式安装mysql
  • C语言从头学58——学习头文件math.h(一)
  • TCP通信实现
  • 《探索 JavaScript 中日期对象的应用》
  • LeetCode之数学
  • Linux环境基础开发工具使用(1)
  • PO设计模式是selenium自动化测试中最佳的设计模式之一
  • 为什么选择4-20mA而不是0-20mA呢?
  • C#EF框架
  • virsh命令的使用
  • 任意论文一键变播客,谷歌正式发布Illuminate,它能重构研究者的学习方式吗?
  • 单词排序C++实现
  • Spring Boot 注解探秘:JSON 处理的魔法世界
  • 1.滑动窗口问题
  • 冒泡排序;选择排序;插入排序;快排;判断大小端;位运算
  • Delphi 12.1安卓APP开发中获取硬件信息及手机号
  • JAVA进阶学习15
  • 【Go】-Gin框架