当前位置: 首页 > news >正文

【Verilog学习日常】—牛客网刷题—Verilog企业真题—VL66

超前进位加法器

描述

题目描述:    

求两个四位的数据编写一个四位的超前进位加法器,建议使用子模块

提示:超前进位加法器的位公式如下

这里‘+’ ‘·’符号不是‘加’和‘乘’,是‘’和 ‘

波形示意图:

输入描述:

A  B  输入值 

输出描述:

OUT  加法结果

 解题思路

超前进位加法器详解

可参考博文:

行波进位/超前进位加法器详解

【Verilog学习日常】—牛客网刷题—Verilog快速入门—VL12

根据本题中的描述,可画出超前进位加法器电路设计图

子模块详解

子模块Add1——1bit全加器

在子模块Add1中:

输入信号1bit的a,b,C_in;其中,a、b为单比特输入信号,C_in为进位信号;

输出信号分别为1bit的f,g,p其中,f为输出信号,可表示为f = a \oplus b \oplus C_{in}g、p表示中间变量;其中g = a\cdot b,p=a + b;(由进位公式C_{i+1}得出)

因此,子模块的代码为:


module Add1
(input a,input b,input C_in,output f,output g,output p);assign g = a & b;assign p = a | b;assign f = a ^ b ^ C_in;endmodule

当仅考虑子模块Add1的添加时(即将进位信号C的公式全都直接在主函数中进行表示)

`timescale 1ns/1nsmodule huawei8//四位超前进位加法器
(input wire [3:0]A,input wire [3:0]B,output wire [4:0]OUT
);//*************code***********//
wire [3:0] P,G; //设置中间变量
wire [3:0] C; //设置进位变量
assign C[0] = 1'b0;
assign C[1] = A[0]&B[0];
assign C[2] = A[1]&B[1] | (A[1]|B[1])&C[1];
assign C[3] = A[2]&B[2] | (A[2]|B[2])&C[2];Add1 A1 (.a(A[0]), .b(B[0]), .C_in(C[0]), .f(OUT[0]), .g(G[0]), .p(P[0]));
Add1 A2 (.a(A[1]), .b(B[1]), .C_in(C[1]), .f(OUT[1]), .g(G[1]), .p(P[1]));
Add1 A3 (.a(A[2]), .b(B[2]), .C_in(C[2]), .f(OUT[2]), .g(G[2]), .p(P[2]));
Add1 A4 (.a(A[3]), .b(B[3]), .C_in(C[3]), .f(OUT[3]), .g(G[3]), .p(P[3]));assign OUT[4] = A[3]&B[3] | (A[3]|B[3])&C[3];//*************code***********//
endmodule//下面是两个子模块module Add1
(input a,input b,input C_in,output f,output g,output p);assign g = a & b;assign p = a ^ b;assign f = p ^ C_in;endmodule
子模块CLA_4

子模块CLA_4主要描述进位Ci的情况;

根据题中给出的公式:

C_{i+1} = (A_i\cdot B_i) + (A_i\cdot C_i) + (B_i\cdot C_i) = (A_i\cdot B_i) + (A_i + B_i)\cdot C_i

可得中间变量g = a\cdot b,p=a + b

问题:变量Gm、Pm的定义是??

代码如下:

module CLA_4(input [3:0]P,input [3:0]G,input C_in,output [4:1]Ci,output Gm,output Pm);assign Ci[1] = C_in & P[0] | G[0];assign Ci[2] = Ci[1] & P[1] | G[1];assign Ci[3] = Ci[2] & P[2] | G[2];assign Ci[4] = Ci[3] & P[3] | G[3];assign Gm = 1'b0;assign Pm = 1'b0;
endmodule
完整代码
`timescale 1ns/1nsmodule huawei8//四位超前进位加法器
(input wire [3:0]A,input wire [3:0]B,output wire [4:0]OUT
);//*************code***********//
wire [3:0] P,G; //设置中间变量
wire [4:1] C; //设置进位变量Add1 A1 (.a(A[0]), .b(B[0]), .C_in(1'b0), .f(OUT[0]), .g(G[0]), .p(P[0]));
Add1 A2 (.a(A[1]), .b(B[1]), .C_in(C[1]), .f(OUT[1]), .g(G[1]), .p(P[1]));
Add1 A3 (.a(A[2]), .b(B[2]), .C_in(C[2]), .f(OUT[2]), .g(G[2]), .p(P[2]));
Add1 A4 (.a(A[3]), .b(B[3]), .C_in(C[3]), .f(OUT[3]), .g(G[3]), .p(P[3]));CLA_4 cla (.P(P), .G(G), .C_in(1'b0), .Ci(C), .Gm(), .Pm());assign OUT[4] = C[4];//*************code***********//
endmodule//下面是两个子模块module Add1
(input a,input b,input C_in,output f,output g,output p);assign g = a & b;assign p = a | b;assign f = a ^ b ^ C_in;endmodulemodule CLA_4(input [3:0]P,input [3:0]G,input C_in,output [4:1]Ci,output Gm,output Pm);assign Ci[1] = C_in & P[0] | G[0];assign Ci[2] = Ci[1] & P[1] | G[1];assign Ci[3] = Ci[2] & P[2] | G[2];assign Ci[4] = Ci[3] & P[3] | G[3];assign Gm = 1'b0;assign Pm = 1'b0;
endmodule


http://www.mrgr.cn/news/38408.html

相关文章:

  • leetcode老问题新发现(更新ing)
  • bytetrack 内存泄露问题
  • 产品管理 - 互联网产品(4): 交互设计
  • 低代码可视化-UniApp二维码可视化-代码生成器
  • Python编码系列—Python备忘录模式:掌握对象状态保存与恢复技术
  • 计241 作业2:C程序设计初步
  • Study-Oracle-10-ORALCE19C-RAC集群搭建(一)
  • Supervisor进程管理工具安装
  • MNIST手写数字数据集
  • 【深度学习】(10)--ResNet残差网络
  • 【C语言】__attribute__((packed))与#pragma pack
  • MyBatis-Plus分页查询
  • ASP.NET Zero是什么?适合哪些业务场景?
  • 二叉树的前序遍历,中序遍历,后序遍历(非递归方法+C语言代码)
  • 三分钟让你掌握PDF转音频:PDF2Audio背后的秘密
  • 精通推荐算法32:行为序列建模总结
  • 甄选范文“论软件可靠性设计技术的应用”,软考高级论文,系统架构设计师论文
  • C语言自定义类型:联合体
  • 生活中重大决定,除了你自己,谁也帮不了你!
  • 准备蓝桥杯和ACM:C++标准库头文件及其常用功能简介