当前位置: 首页 > news >正文

PCIe6.0 AIC金手指和板端CEM连接器信号完整性设计规范

先附上我之前写的关于PCIe5.0金手指的设计解读:

PCIe5.0的Add-in-Card(AIC)金手指layout建议(一)_pcie cem-CSDN博客

PCIe5.0的Add-in-Card(AIC)金手指layout建议(二)_gnd bar-CSDN博客 

首先,相较于PCIe5.0,PCIe6.0的金手指规格有变化:

PCIe6.0金手指规格
PCIe5.0金手指规格

再说金手指部分的SI设计,金手指部分最中间两层GND的延伸,这一点延续了PCIe5.0的要求。对于支持32GT/s及以上速率的AIC,最中间两层GND必须从板内走线区域延伸到整个金手指区域,而且金手指表面铜皮距离内层GND深度至少0.52mm,也就是叠层中从TOP层的铜皮到最中间GND层至少约20.5mil的距离。

PCIe6.0 AIC金手指设计要求
PCIe5.0 AIC金手指设计要求

对于金手指南侧的GND孔,PCIe6.0要求和PCIe5.0基本一致。对于支持32GT/s及以上速率的AIC,金手指南侧必须放一排孔,这些孔和内层的GND平面连在一起。这些孔必须是通孔,可以通过两面的GND焊盘相互连接,不指定钻孔和孔盘尺寸。孔的上边沿距离远端金手指在PCIe5.0时是3.2mm,在PCIe6.0时是2.7mmGND孔必须按照字形连在一起。孔的位置必须介于pin位置中间,孔和pin中心距0.5mm

PCIe6.0 AIC金手指设计要求
PCIe5.0 AIC金手指设计要求

在金手指的次外层,需要设计一条GND bar,将所有南侧的GND孔连在一起,这一条GND bar和板内GND孔的间距在PCIe5.0时为3.2mm,在PCIe6.0时为2.7mmGND bar宽度为0.71mm(28mil),这样和金手指的倒角区域保持了足够的间距不会漏铜。

PCIe6.0 AIC金手指设计要求
PCIe5.0 AIC金手指设计要求

再说说板端的CEM连接器,支持PCIe5.06.0的连接器必须使用表贴式,pin pitch1mm,焊盘尺寸0.53*2mm。所有GND pin必须在两侧设计相邻的GND孔,这些孔离pin越近越好,孔和pin的连线宽度0.53mm,孔的孔盘直径0.53mm。高速pin挖空说明,不要在出线侧挖空,挖空范围不要扩展到GND/Power/Sideband信号pin下方。

PCIe6.0板端连接器SI设计要求

http://www.mrgr.cn/news/37334.html

相关文章:

  • 【Gitee自动化测试3】Git的本地使用,连接推送至Gitee上的仓库中
  • mysql常用的日期函数以及查询昨天,今天,本周,上个月的数据
  • Ubuntu22.04安装VMware Tools
  • ios签名工具任意文件读取漏洞
  • 高频面试你知道display: flex;嘛?说说。。。。。
  • 风扇模块(直流5V STM32)
  • 如何在Vue2项目中使用Vuex管理状态
  • 从成功案例中汲取数字化转型经验:企业数字化转型的实战指南
  • 线性跟踪微分器TD详细测试(Simulink 算法框图+CODESYS ST+博途SCL完整源代码)
  • Linux系统IO-文件描述符详解
  • el-input只能输入指定范围的数字
  • three.js加载Lod方式解析
  • Java刷题:最小k个数
  • B2C商城的关键组成模式有哪些
  • 如何使用ssm实现冀中工程技师校园网站设计与实现
  • Java中对xml文件解析并获取数据的方法——dom4j库和jaxen库的用法解读
  • 山西农业大学20240927
  • 【Golang】Golang中有哪些方式可以进行安全读写共享变量
  • 【工具分享】LockBit 3.0勒索病毒解密工具
  • JSP+Servlet+Mybatis实现列表显示和批量删除等功能